پروژه مدارهای منطقی (نیمسال دوم 1400–1401)

#### مقدمه

- هدف از این پروژه، پیادهسازی برخی قطعات مدارهای منطقی به زبان توصیف VHDL میباشد که در نهایت یک واحد محاسبانی ALU پیاده خواهد شد.
  - نمره پروژه، مازاد بر نمره اصلی میباشد.
  - انجام بخشی از پروژه نیز دارای نمره به همان میزان میباشد.
- هر دانشجو باید یک گزارش کار به همراه فایلهای اجرایی پروژه خود را انجام دهد. پروژه شامل 3 بخش می شود؛ بخش اول پیاده سازی تمام جمع کننده، بخش دوم پیاده سازی گذرگاه داده و بخش سوم واحد محاسبات منطقی.
- سه بخش موردنظر که شما باید انجام داده و ارسال نمایید با تیترهای گزارش بخش اول پروژه، گزارش بخش دوم پروژه و گزارش بخش سوم پروژه، مشخص شدهاند.
- درصورت مشاهده کپی در پروژه ها، نمره کل پروژه تقسیم بر تعداد تکرار (کپی)های یک پروژه می شود و به تمامی دانشجوهای صاحب آن پروژه، نمره تقسیم شده داده می شود.

## آشنایی با نرم افزار ISE با مثال

شما در این دوره چگونگی طراحی توسط نرم افزار Xilinx ISE را بطور دقیق , با جزئیات کامل می آموزید و یاد می گیرید چگونه با انواع روشهای طراحی با تراشههای شرکت Xilinx کار کنید . . . مراحل زیر را با آرامش خاطر دنبال کنید . . .

#### VHDL ساختار یک برنامه-1

برای توصیف هر قطعه سخت افزاری باید یک فایل VHDL ایجاد کرد. این قطعه سخت افزاری می تواند یک گیت خیلی ساده باشد تا یک پردازنده. هر فایل VHDL از سه بخش تشکیل شده است: معرفی کتابخانه ها، تعریف اینترفیس قطعه با دنیای بیرون خود، توصیف عملکرد قطعه.

برای معرفی کتابخانه از دستورات Library و use استفاده می شود. به عنوان نمونه، سه خط زیر در اغلب فایلهای VHDL آورده می شود.

library IEEE;

use IEEE.STD\_LOGIC\_1164.ALL; use IEEE.std\_logic\_UNSIGNED.ALL;

برای تعریف اینترفیس قطعه با دنیای بیرون خود از کلمه کلیدی entity استفاده می شود. به عنوان مثال برای یک تمام جمع کننده می توان این اینترفیس را به صورت زیر تعریف کرد. (معمولا نامی که برای entity انتخاب می شود یکسان است)



```
entity FullAdder is
```

Port (

a :in std\_logic;

b:in std\_logic;

Cin:in std\_logic;

Sum :out std\_logic;

Cout :out std\_logic

);

end FullAdder;

برای بیان توصیف عملکرد قطعه، از کلمه architecture استفاده می شود. در تعریف یک architecture برای بیان توصیف برای کدام entity نوشته می شود.



به عنوان مثال توصیف عملکرد داخلی یک تمام جمع کننده به صورت زیر خواهد بود:

```
architecture Behavioral of FullAdder is signal y1,y2,y3:std_logic:='0'; begin

y1 <= a xor b;
Sum <= y1 xor Cin;
y2<= a and b;
y3<= y1 and Cin;
Cout<= y2 or y3; end Behavioral;
```

#### ISE آشنایی با نرم افزار. 6-2

نرمافزار ISE از محصولات شرکت زایلینکس است که یک محیط مجتمع برای کار با FPGA می باشد. این نرم افزار قابلیت شبیه سازی، سنتز و ایمپلیمنت و پراگرام کردن تمام تراشه های این شرکت را دارد. در این آزمایش مراحل کامل نوشتن یک برنامه VHDL و شبیه سازی آن برای یک تمام جمع کننده توسط این نرم افزار آموزش داده می شود.

از منوی file گزینه New Project را انتخاب کنید. پنجره شکل 6 نمایش داده می شود. در این پنجره در قسمت Name نام پروژه را وارد کنید. (مثلا FullAdder).



شکل 6-1: ایجاد یک پروژه جدید

در مرحله بعد باید نام و مشخصات FPGA را معین کرد. در شکل 6–2 مشخصات یکی از FPGAهایی که در آزمایشگاه استفاده می شود، انتخاب شده است.



شكل 6- 2: انتخاب FPGA

بعد از اتمام ایجاد پروژه، باید فایلهای VHDL خود را به پروژه اضافه کنید. برای ایجاد یک برنامه New Source جدید، مطابق شکل 6–8 روی نام تراشه FPGA کلیک راست نموده و گزینه VHDL را انتخاب کنید.



شكل 6- 3: ايجاد يك فايل جديد و اضافه كردن آن به پروژه

سپس در پنجره ظاهر شده، نوع فایل جدید را VHDL انتخاب کنید و نام فایل را وارد کنید. در مرحله بعد نام پورتها و نوع آن را مشخص کنید (با توجه به توضیحات داده شده در بخش قبلی) تا نرم افزار ISE فایل VHDL را ایجاد کند.



شكل 6- 4: انتخاب نوع فايل جديد و نامگذاري آن

بعد از اتمام مراحل فوق، فایل VHDL تولید شده نمایش داده می شود. در این فایل کتابخانه های مورد نیاز به فایل اضافه شده و همچنین Entity نیز به صورت اتوماتیک تولید شده است. تنها کاری که

باید انجام شود این است که قسمت architecture نیز تکمیل گردد. طبق برنامه داده شده در بخش قبل، این قسمت را نیز تکمیل کنید.

#### 6-3. شبیه سازی مدار

برای وارد شدن به محیط شبیه سازی، باید سه گام انجام دهید. در شکل 6–5 این سه گام نمایش داده شده است. در گام اول گزینه Simulation را انتخاب کنید.



شكل 6- 4: انتخاب گزينه Simulation

در گام دوم، روی نام فایل مورد نظر کلیک کنید (ممکن است در پروژه چندین فایل VHDL وجود داشته باشد که در این صورت با کلیک کردن روی نام فایل مورد نظر تعیین می کنید که قصد شبیه سازی کدام فایل را دارید).

در گام سوم، روی گزینه Simulate Behavioral Model، دابل کلیک کنید تا پنجره ISIM باز شود. در این گام به پنجره کنسول و پیغامهای نمایش داده شده نیز دقت کنید ممکن است در برنامه شما اشکالاتی وجود داشته باشد که پیغامهای آن در پنجره کنسول نمایش داده می شود.

در برنامه ISIM شما می توانید با کلیک راست روی نام سیگنالها و پورتها و انتخاب گزینه Constant... به سیگنالهای خود مقدار صفر یا یک را اختصاص دهید و شبیه سازی کنید.

#### برای قطعات پیچیده VHDL نوشتن برنامه

توصیف سیستمهای سخت افزاری پیچیده توسط VHDL، عموما به صورت سلسله مراتبی انجام می شود و شود. روش سلسله مراتبی به این صورت است که طرح بزرگ به طرحهای کوچکتر شکسته می شود و کد VHDL طرحهای کوچکتر نوشته می شود سپس با ترکیب آنها طرح بزرگتر ایجاد می گردد. به عنوان مثال برای برای پیاده سازی یک جمع کننده 2 بیتی می توان ابتدا کد جمع کننده یک بیتی (تمام جمع کننده یا Full adder) را نوشت سپس با کنار هم قرار دادن 2 تا از آنها می توان جمع کننده 2 بیتی را ایجاد کرد. در ادامه برنامه مورد نیاز برای ساخت یک جمع کننده 2 بیتی با استفاده از Full Adder

```
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
entity Adder2Bits is
        Port (
                a :in std_logic_vector(1 downto 0);
                b :in std logic vector(1 downto 0);
                Cin:in std logic;
                Sum :out std_logic_vector(1 downto 0);
                Cout :out std logic
                        );
end Adder2Bits;
architecture Behavioral of Adder2Bits is
component FullAdder is
        Port (
                a :in std logic;
                b:in std logic;
                Cin:in std logic;
                Sum :out std_logic;
                Cout :out std logic
                        );
end component;
signal c1:std logic:='0';
begin
U0: FullAdder
       Port map (
```

```
\begin{array}{c} a => a(0), \\ b => b(0), \\ Cin => Cin, \\ Sum => Sum(0), \\ Cout => c1 \\ \end{array}); \\ U1: FullAdder \\ Port map (\\ \\ a => a(1), \\ b => b(1), \\ Cin => c1, \\ Sum => Sum(1), \\ Cout => Cout \\ \end{array}); \\ end Behavioral; \\ \end{array}
```

#### 6-5. گزارش بخش اول پروژه

برنامه VHDL برای یک جمع کننده 4 بیتی بنویسید به نحوی که از 4 عدد fulladder استفاده شده ماشد.

یک فولدر به نام Adder4bits ایجاد کنید در داخل آن کل پروژه "آی اس ای" مربوط به آن را قرار دهید سپس آن را زیپ کنید.

نکته: برای اینکه حجم فایلهای پروژه کاهش یابد، قبل از ارسال، گزینه CleanUp project files را از منوی project files انتخاب کنید تا فایلهای موقتی را حذف کند.

## بخش دوم؛ پیادهسازی باس مشترک

در این بخش نحوه پیاده سازی مالتی پلکسر و استفاده از آن برای پیاده سازی باس مشترک و همچنین نحوه پیاده سازی مدارهای ترتیبی دنبال میشود.

#### 7-1. روش پیاده سازی باس مشترک

در شکل 7-1، باس مشترک استفاده شده در کامپیوتر پایه نمایش داده شده است. یکی از روشهای ایجاد باس مشترک، استفاده از مالتی پلکسر میباشد. در زبان VHDL، برای پیاده سازی مالتی پلکسر می توان از دستور انتساب شرطی استفاده کرد. در قطعه برنامه زیر نحوه پیاده سازی یک مالتی پلکسر 4 در 1 با زبان VHDL نمایش داده شده است.

Outp <= I0 when Sel="00"else I1 when Sel="01"else I2 when Sel="10"else I3;

ساختار باس مشترکی که در کامپیوتر پایه استفاده می شود، به صورت زیر است. در آزمایشگاه ماجولی به نام Common\_BUS ایجاد کنید و برنامه آن را بنویسید.



شكل 7-1: ورودي و خروجي هاي يك باس مشترك

#### VHDL روش پیاده سازی مدارهای ترتیبی در7-2

مدارهای ترتیبی در زبان VHDL را با مفهومی به نام Process پیاده سازی می کنند. ساختار کلی Process به صورت زیر است:

Process(Clk)
Begin
If (Clk='1' and Clk'event) then
End if;
End process;

دستور if که در process فوق به کار برده شده است، بیانگر این است که دستورات داخل بدنه if زمانی اجرا شود که لبه بالارونده کلاک رخ دهد. اگر مدار به لبه پایین رونده کلاک حساس باشد آنگاه دستور اجرا شود که لبه بالارونده کلاک Clk='0' تبدیل شود.

دستورات داخل Process به صورت ترتیبی اجرا می شوند. در ادامه نحوه پیاده سازی دو مدار ترتیبی که برای پیاده سازی کامپیوتر پایه مورد نیاز است، آورده می شود.

#### 7-3. پیادهسازی یک رجیستر 16 بیتی

رجیسترهایی که در کامپیوتر پایه استفاده می شوند دارای مشخصات زیر هستند: حساس به لبه بالارونده، دارای قابلیت load شدن، دارای قابلیت Load شدن. Entity مربوط به رجیستر 16 بیت را می توان به صورت شکل 2-7 در نظر گرفت.



شكل 7-2: ورودي و خروجي هاي يک رجيستر 16 بيتي

انتساب داده می شود.

کد مربوط به رجیستر 16 بیتی به صورت زیر میباشد. library IEEE; use IEEE.STD\_LOGIC\_1164.ALL; use IEEE.std\_logic\_UNSIGNED.ALL; entity Reg16Bits is Port ( Clk: in STD LOGIC; Rst: in STD LOGIC; LD: in STD\_LOGIC; Inc: in STD LOGIC; Din: in STD\_LOGIC\_VECTOR(15 downto 0); Dout: out STD\_LOGIC\_VECTOR(15 downto 0) ); end Reg16Bits; architecture Behavioral of Reg16Bits is signal Dout\_sig: STD\_LOGIC\_VECTOR(15 downto 0); begin Dout <= Dout sig: process(Clk) begin if(Clk='1' and Clk'event) then if(Rst='1')then Dout\_sig<=(others=>'0'); elsif(LD='1')then Dout sig<= Din; elsif(Inc='1')then Dout sig<= Dout sig+1; end if; end if; end process; end Behavioral; نکته 1: در برنامه فوق، اولویت با Rst، سیس با LD ونهایتا با Inc در نظر گرفته شده است. یعنی اگر همزمان این سه پایه با همدیگر فعال شدند اولویت به Rst داده میشود. نکته 2: با توجه به اینکه سیگنال Dout <= خروجی است نمیتوان برای افزایش آن از دستور => Dout :Dout+1 استفاده کرد، به همین دلیل یک سیگنال 16 بیتی به نام Dout\_sig تعریف شده است که عمليات روى أن انجام مي شود و نهايتا با استفاده از دستور Dout <= Dout\_sig مقدار أن به خروجي

#### 4-7. گزارش بخش دوم پروژه

در این پروژه قصد داریم با استفاده از برنامه های رجیستر و باس مشترک که در جلسه گذشته داشتیم، برنامه VHDL مربوط به شکل VHDL را بنویسیم.



شكل 7-3: ساختار باس مشترك و DataPath در كامپيوتر پايه كتاب موريس مانو

1 یک برنامه به نام Mano\_DataPath بنویسید که دیاگرام شکلT را با استفاده از کامپوننتهای E پیادهسازی کند (قسمتهای ALU و Memory و فلیپ فلاپ E در جلسه بعد توضیح داده خواهد شد).

راهنمایی: سیگنالهایی که در شکل7–8 نمایش داده شده است به دو دسته تقسیم می شوند: دسته اول، سیگنالهایی هستند که باید به صورت سیگنالهایی هستند که باید به صورت پورتهای ورودی یا خروجی تعریف شوند.

پورتهای ورودی ماژول Mano\_DataPath عبارتند از:

الف) تمام پایه های کنترلی رجیسترها (این پایه های کنترلی توسط واحد کنترل تولید خواهند شد و به ماژول Mano\_DataPath خواهند آمد)

- ب) خطوط انتخاب باس مشترک
- ج) خطوط خواندن و نوشتن حافظه RAM
  - د) 8 بیت ورودی برای به نام INPR
- ه) هفت بیت به نام Control\_Cmd که از واحد کنترل برای ALU می آید.
  - و) سیگنال کلاک و سیگنال کلاک و
  - E پایه های ریست ، مکمل ساز و لود برای فلیپ فلاپ

پورتهای خروجی ماژول Mano\_DataPath عبارتند از: 8 بیت برای رجیستر OUTR، یک بیت برای ایورتهای خروجی ماژول IR (برای ارسال دستورالعمل به واحد کنترل)، 16 بیت خروجی رجیستر DR، 16 بیت خروجی رجیستر DR، 16 بیت خروجی رجیستر DR، 16

پروژه ISE را که شامل برنامههای نوشته شده در جلسه قبل و فایل Mano\_DataPath است با نام بخش دوم پروژه ذخیره و ارسال کنید.

## بخش سوم؛ ادامه پیاده سازی DataPath

بلوک DataPath در کامپیوتر پایه دارای 6 زیر بخش بود. در بخش قبل با زیر بخشهای DataPath در کامپیوتر پایه دارای 6 زیر بخش با نحوه پیاده سازی زیربخش Memory، فلیپ فلاپ E و Common\_Bus، فلیپ فلاپ TestBench آشنا خواهید شد. همچنین با مفهوم TestBench و نحوه استفاده از آن برای شبیه سازی سخت افزار آشنا خواهید شد.

#### 8-1. پیاده سازی یک حافظه RAM

حافظه استفاده شده در کامپیوتر پایه به صورت 4096 کلمه 16 بیتی است. برای پیاده سازی حافظه در زبان VHDL می توان از آرایه استفاده کرد. از آنجایی که آرایه بعد از پیاده سازی حجم وسیعی از منابع FPGA را اشغال می کند به جای پیاده سازی یک حافظه 4096 کلمه ای یک حافظه کلمه کلمه ای یک حافظه 1-8 کلمه ای پیاده سازی می کنیم. در شکل 1-8 ورودی ها و خروجی های حافظه RAM نمایش داده شده است.



شكل 8-1: ورودي و خروجي هاي حافظه RAM

**نکته پیاده سازی**: در FPGAهای امروزی، بلوکهای مخصوص حافظه وجود دارد که به FPGAهای معروف هستند و در صورت استفاده از آنها، منابع داخلی FPGAها هدر نمی رود. (استفاده از آرایه برای پیاده سازی حافظه باعث هدر رفتن منابع FPGAها و کند شدن فرایند سنتز و ایمپلیمنت خواهد شد).

```
برنامه VHDL برای توصیف یک حافظه 32 کلمه ای که هر کلمه آن 16 بیتی است به صورت زیر
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
USE ieee.std_logic_unsigned.all;
entity RAM32x16Bits is
       Port (
              Addr
                            STD_LOGIC_VECTOR(4 downto 0);
                     : in
              Clk
                     : in
                            STD_LOGIC;
              Rd
                            STD LOGIC:
                     : in
              Wr
                     : in
                            STD LOGIC:
              Din
                     : in
                            STD_LOGIC_VECTOR (15 downto 0);
                            STD_LOGIC_VECTOR (15 downto 0)
              DOut
                     : out
                     );
end RAM32x16Bits;
architecture Behavioral of RAM32x16Bits is
Subtype RAM_WORD is std_logic_vector(15 downto 0);
Type RAM_TABLE is array (0 to 31) of RAM_WORD;
signal RAM: RAM TABLE :=
              x"0000", x"0111", x"0222", x"0333",
              x"0444", x"0555", x"0666", x"0777",
              x"0888", x"0999", x"0aaa", x"0bbb",
              x"0ccc", x"0ddd", x"0eee", x"0fff",
              x"1000", x"1111", x"1222", x"1333",
              x"1444", x"1555", x"1666", x"1777",
              x"1888", x"1999", x"1aaa", x"1bbb",
              x"1ccc", x"1ddd", x"1eee", x"1fff"
              );
Begin
DOut <= RAM(conv_integer ( Addr ));
process(Clk)
begin
       if (Clk='1' and Clk'event) then
              if (Wr='1') then
                     RAM (conv_integer ( Addr ))<= Din;
              end if;
       end if:
end process;
end Behavioral;
```

#### ${f E}$ يياده سازى فليپ فلاپ8-2

بلوک دیاگرام فلیپ فلاپ E در شکل  $e^{2-8}$  نمایش داده شده است.



#### 

```
پیاده سازی این فلیپ فلاپ مشابه برنامه نوشته شده در آزمایش 7 برای پیادهسازی رجیستر می باشد.
library IEEE;
use IEEE.STD_LOGIC_1164.ALL;
entity E FF is
       Port (
               Clk
                               in STD_LOGIC;
                               in STD_LOGIC;
               Rst
               LD
                               in STD_LOGIC;
                               in STD_LOGIC;
               Comp:
                               in STD LOGIC:
               Ein
               Eout
                               out STD_LOGIC
                       );
end E_FF;
architecture Behavioral of E_FF is
signal Eout_sig: STD_LOGIC;
begin
       Eout <= Eout_sig;</pre>
       process(Clk)
       begin
               if(Clk='1' and Clk'event)then
                       if(Rst='1')then
                               Eout_sig<= '0';</pre>
                       elsif(LD='1')then
                               Dout_sig<= Din;</pre>
                       elsif(Comp='1')then
                               Eout_sig<= not Eout_sig;</pre>
                       end if;
               end if;
       end process;
end Behavioral;
```

# هدف نهایی پروژه؛ پیاده سازی واحد ALU

ALU\_1Bit برای پیاده سازی ALU بهتر است به روش ساختاری عمل کرد برای این منظور ابتدا یک ALU\_1Bit طراحی می شود سپس با Port Map کردن 16 عدد از آن، یک ALU شانزده بیتی طراحی می کنیم. در شکل8-8 بلوک دیاگرام داخلی ALU یک بیتی نمایش داده شده است.



شكل 8-3: پورتها و بلوك دياگرام داخلي واحد ALU يك بيتي

#### 8-4. مفهوم TestBench

برای شبیه سازی و تست یک برنامه VHDL، باید ورودیهای مورد نیاز برای آن را تولید کرد. برنامه ISIM در محیط شبیه سازی خود یکسری سیگنالهای از قبل تعریف شده ای دارد که می توان از آنها برای شبیه سازی استفاده کرد ولی اگر بخواهیم شبیه سازی مدار را با انعطاف پذیری بیشتری انجام دهیم، باید یک برنامه VHDL نوشت که ورودیهای مورد نیاز برای تست قطعه مد نظرمان را تولید کند. به این برنامه VHDL که مخصوص شبیه سازی نوشته می شود، TestBench گفته می شود. TestBench میچگونه پورت ورودی یا خروجی ندارد و در واقع Entity آن خالی است و در قسمت

Architecture باید کامپوننت مربوط به برنامه ای که می خواهیم تست کنیم را معرفی کنیم. سپس سیگنالهای ورودی مورد نیاز را تعریف کنیم و بعد از کلمه کلیدی Begin، برنامه خود برای تولید سیگنالها را بنویسیم.

به عنوان مثال، در ادامه یک برنامه TestBench برای FullAdder آورده شده است.

```
library ieee;
use ieee.STD_LOGIC_UNSIGNED.all;
use ieee.std_logic_1164.all;
entity fulladder tb is
end fulladder_tb;
architecture TB_ARCHITECTURE of fulladder_tb is
component fulladder
       port(
               a
                               in STD_LOGIC;
               b
                               in STD LOGIC;
                               in STD LOGIC;
               Cin
               Sum
                               out STD_LOGIC;
               Cout
                               out STD_LOGIC
                                                     );
end component;
                              STD LOGIC:='0';
       signal a
                              STD LOGIC:='0';
       signal b
       signal Cin
                              STD LOGIC;
       signal Sum
                              STD LOGIC;
       signal Cout
                              STD LOGIC;
begin
       UUT: FullAdder
               port map (
                       a \Rightarrow a
                       b \Rightarrow b.
                       Cin => Cin,
                       Sum => Sum,
                       Cout => Cout
               );
       a <= not a after 10ns;
       b <= not b after 20ns;
       Cin <= '1' after 50 ns,
                               '0' after 100 ns,
                                               '1' after 200ns;
end TB_ARCHITECTURE;
```

### توضيحات برنامه

سیگنالهای a و a در برنامه TestBench، مقدار دهی اولیه شده اند(در هنگام تعریف این دو سیگنال) دستور  $a <= not \ a \ aon = a$  باعث می شود که سیگنال a هر a نانو ثانیه مکمل شود، بنابراین سیگنال a معادل یک کلاک a مگاهرتز خواهد بود (چرا؟!!!)

سیگنال Cin به این صورت مقداردهی شده است که بعد از 50 نانو ثانیه (از لحظه شروع شبیه سازی)، مقدار آن برابر با 1 شود بعد از 100 نانوثانیه (از لحظه شروع شبیه سازی) مقدار آن طود و تا بینهایت 1 بماند. در شکل 8 بعد از 200 نانوثانیه (از لحظه شروع شبیه سازی)، مقدار آن 1 شود و تا بینهایت 1 بماند. در شکل 1 شکل موج تولید شده برای سیگنال 1 نمایش داده شده است.



شكل 8-4: نتيجه دستور after 50 ns, '0' after 100 ns, '1' after 200ns شكل 8-4: نتيجه دستور

اگر وارد محیط شبیه سازی شوید و فایل testBench را برای شبیه سازی انتخاب کنید دیگر نیازی به استفاده از گزینه Simulators برای مقداردهی سیگنالها نیست و مستقیما می توانید دکمه شروع شبیه سازی را بزنید.

**نکته پیادهسازی**: دستور after قابل سنتز شدن روی FPGA نیست و فقط برای شبیه سازی استفاده می شوند. نرم افزارهای سنتز کننده از دستورهای ایجاد تاخیر صرف نظر می کنند. در صورت نیاز به تولید تاخیر در سخت افزار باید آن را با استفاده از شمارنده ایجاد کرد (در واقع تاخیر می تواند به صورت مضاربی از پریود کلاک باشد).

نرم افزار ISE این امکان را به کاربران می دهد تا چهارچوب برنامه TestBench را به صورت اتوماتیک New تولید کند. برای ایجاد TestBench کافی است در پنچره پروژه، کلیک راست نموده و گزینه Source... ... Source را انتخاب کنید سپس در پنجره ظاهر شده گزینه VHDL TestBench را انتخاب کنید و نامی برای این فایل انتخاب کنید(معمولا یک پسوند TB\_ به ابتدا یا انتهای نام فایل اصلی اضافه می شود). در شکل 8-5 نحوه ایجاد یک TestBench نمایش داده شده است.



شكل 8-5: نحوه ايجاد يك TestBench

#### 8-5. گزارش بخش سوم پروژه

را بنویسید سپس با استفاده از آن برنامه  $ALU_1Bit$  ما توجه به شکل 3–8، برنامه  $ALU_1Bit$  ما بنویسید.

-2 برنامه Mano\_DataPath را که در بخش قبل نوشتید را کامل کنید و بلوکهای حافظه، -2 ALU\_16Bits

نمامی فایلهای پروژهها را به همراه یک گزارش کار در یک پوشه به اسم خود قراد دهید و بعد از فشردهسازی ارسال نمایید.